深圳市庚特安科技有限公司

Gentian innovation LTD
tel
联系电话 +86-755-23058309

Products

tel Factory Service Hotline +86-755-23058309
当前位置: 首页 > 产品服务 > >Xilinx Zynq UltraScale+ MPSoC PCIE AI FPGA开发板 XCZU19EG

Xilinx Zynq UltraScale+ MPSoC PCIE AI FPGA开发板 XCZU19EG



核心板主要参数

核心板

ACU19EG

FPGA型号

XCZU19EG-2FFVC1760I

内核CPU

ARM Cortex™-A53 x4, 1.333GHz,双核 Cortex™-R5, 533MHz

芯片GPU

Mali™-400 MP2

核心板内存

PS端DDR4,4GB,72bit, 2400Mbps,支持ECC
PL端DDR4,4GB,64bit,  2400Mbps

PS端高速连接

PCIe® Gen2 x4, 2x USB3.0, SATA 3.1,DisplayPort, 4x Tri-mode Gigabit Ethernet

PS端一般连接

2xUSB 2.0, 2x SD/SDIO, 2x UART, 2x CAN 2.0B,2x I2C, 2x SPI, 4x 32b GPIO

芯片级别

工业级,-40°c~85°c

Logic Cells

1,143K

Flip-Flops

1,045K

LUTs

523K

Distributed RAM

9.8Mb

Block RAM

34.6Mb

UltraRAM

36.0Mb

CMTs

11

DSP Slices

1,968

150G Interlaken

4

100G Ethernet

4

PL PCIE Gen 3

PCIE Gen3 x5

PL GTH

12.5Gb/s x32

PL GTY

28.21Gb/s x16

PL HP I/O

240个

PL HD I/O

96个

eMMC FLASH

32GB,在 ZYNQ 系统使用中,可以作为系统大容量的存储设备

QSPI FLASH

128MB,可以作为系统的启动设备来存储系统的启动镜像

扩展口

8路120针0.5mm间距扩展口,接松下高速工业级板对板连接器

晶振

1个RTC实时时钟为PS系统的提供32.768KHz的实时时钟源
1个单端 33.333MHz 晶振提供给 PS 系统时钟输入
1差分 200MHz 晶振提供给 PL 逻辑、 DDR4 参考时钟

功能和接口

FMC扩展口

2个标准FMC HPC扩展口,外接XILINX或ALINX各种FMC子板 (HDMI输入输出模块,双目摄像头模块,高速AD模块等)

PCIE 3.0 接口

1 路 PCIE 3.0 X16 的接口,用于跟 PC 之间 PCIE 数据通信

DP输出接口

1路标准的Display Port输出显示接口,用于视频图像的显示, 最高支持4K@30Hz或者1080P@60Hz输出。

Type-C 接口

1路USB3.0 Type-C接口,支持HOST,SLAVE,OTG三种模式

M.2接口

1路PCIEx1标准的M.2接口,用于连接M.2的SSD固态硬盘, 通信速度高达6Gbps(SSD固定硬盘需自购)

USB转串口

2路Uart转USB接口,PS和PL各1路 用于和电脑通信,方便用户调试

以太网接口

1 路 10/100M/1000M 以太网 RJ45 接口,和电脑或其它网络 设备进行以太网数据交换

差分时钟

2路156.25M差分参考时钟输入

JTAG口

10 针 2.54mm 标准 JTAG 口,用于 FPGA 程序下载和调试

温度传感器

1 片温度传感器芯片LM75A ,检测周围环境温度

EEPROM

1 片IIC 接口的EEPROM 24LC04

RTC实时时钟

1路内置的RTC实时时钟

TF 卡槽

1路 Micro SD 卡接口,用于存储操作系统镜像和文件系统

LED灯

1 个电源指示灯;2个用户指示灯,1个DONE配置指示灯

电源参数

输入电压

+12V 电压输入

供电

12V/3A供电

输入电流

3A最大电流

 


包装清单

FPGA开发板

1块

散热风扇

1个

Mini USB 线

1根

USB下载器

1套

12V 电源

1个

PCIe挡板

1块

TF卡

1个

读卡器

1个

结构尺寸

尺寸大小

225.81 mm x 106.65mm

叠层数量

核心板16层 PCB板设计,扩展板采用12层 PCB板设计 预留独立电源层和GND层